

## Mikrocontroller ATmega16

Übersichtsschaltbild und Anschlussbelegung





Gewerbliche und Kaufmännische Schule für Informationstechnik Lokale TG-IT Formelsammlung Seite 2 von 13

## Befehlsliste ATmega16

## Status register (SREG)

C: Carry flag in status register

Z : Zero flag in status register

N: Negative flag in status register

V : Two's complement overflow indicator

S: N[+] V, For signed tests

H: Half Carry flag in the status register

T: Transfer bit used by BLD and BST instructions

I: Global interrupt enable/disable flag



## **Registers and Operands**

Rd: Destination (and source) register in the register file

Rr: Source register in the register file

R : Result after instruction is executed

K: Constant data

k: Constant address

b: Bit in the register file or I/O register (3 bit)

s: Bit in the status register (3 bit)

X,Y,Z: Indirect address register (X=R27:R26, Y=R29:R28 and Z=R31:R30)

A: I/O location address

q : Displacement for direct addressing (6 bit  $\rightarrow$  q = 0 ... 63)

## **Instruction Set Summary**

Hinweise: Immediate-Befehle (z. B. LDI R16, 0x5A) nur möglich mit den Registern R16 ... R31

Befehl ADIW nur mit den Registern R25:R24, R27:R26 (X-Reg), R29:R28 (Y-Reg), R31:R30 (Z-Reg)

| Mnemonics      | Operands         | Description                                                        | Operation                                                                                | Flags        | #Clocks |
|----------------|------------------|--------------------------------------------------------------------|------------------------------------------------------------------------------------------|--------------|---------|
| ARITHMETIC AND | LOGIC INSTRUCTIO | NS                                                                 |                                                                                          |              |         |
| ADD            | Rd, Rr           | Add two Registers                                                  | Rd ← Rd + Rr                                                                             | Z,C,N,V,H    | 1       |
| ADC            | Rd, Rr           | Add with Carry two Registers                                       | $Rd \leftarrow Rd + Rr + C$                                                              | Z,C,N,V,H    | 1       |
| ADIW           | RdI,K            | Add Immediate to Word                                              | Rdh:Rdl ← Rdh:Rdl + K                                                                    | Z,C,N,V,S    | 2       |
| SUB            | Rd, Rr           | Subtract two Registers                                             | Rd ← Rd - Rr                                                                             | Z,C,N,V,H    | 1       |
| SUBI           | Rd, K            | Subtract Constant from Register                                    | Rd ← Rd - K                                                                              | Z,C,N,V,H    | 1       |
| SBC            | Rd, Rr           | Subtract with Carry two Registers                                  | Rd ← Rd - Rr - C                                                                         | Z,C,N,V,H    | 1       |
| SBCI           | Rd, K            | Subtract with Carry Constant from Reg.                             | Rd ← Rd - K - C                                                                          | Z,C,N,V,H    | 1       |
| SBIW           | Rdl,K            | Subtract Immediate from Word                                       | Rdh:Rdl ← Rdh:Rdl - K                                                                    | Z,C,N,V,S    | 2       |
| AND            | Rd, Rr           | Logical AND Registers                                              | Rd ← Rd • Rr                                                                             | Z,N,V        | 1       |
| ANDI           | Rd, K            | Logical AND Register and Constant                                  | Rd ← Rd • K                                                                              | Z,N,V        | 1       |
| OR             | Rd, Rr           | Logical OR Registers                                               | Rd ← Rd v Rr                                                                             | Z,N,V        | 1       |
| ORI            | Rd, K            | Logical OR Register and Constant                                   | Rd ← Rd v K                                                                              | Z,N,V        | 1       |
| EOR            | Rd, Rr           | Exclusive OR Registers                                             | $Rd \leftarrow Rd \oplus Rr$                                                             | Z,N,V        | 1       |
| COM            | Rd               | One's Complement                                                   | Rd ← \$FF – Rd                                                                           | Z,C,N,V      | 1       |
| NEG            | Rd               | Two's Complement                                                   | Rd ← \$00 – Rd                                                                           | Z,C,N,V,H    | 1       |
| SBR            | Rd,K             | Set Bit(s) in Register                                             | Rd ← Rd v K                                                                              | Z,N,V        | 1       |
| CBR            | Rd,K             | Clear Bit(s) in Register                                           | Rd ← Rd • (\$FF - K)                                                                     | Z,N,V        | 1       |
|                |                  |                                                                    |                                                                                          |              |         |
| INC            | Rd               | Increment                                                          | Rd ← Rd + 1                                                                              | Z,N,V        | 1       |
| DEC            | Rd               | Decrement                                                          | Rd ← Rd – 1                                                                              | Z,N,V        | 1       |
| TST            | Rd               | Test for Zero or Minus                                             | Rd ← Rd • Rd                                                                             | Z,N,V        | 1       |
| CLR            | Rd               | Clear Register                                                     | Rd ← Rd ⊕ Rd                                                                             | Z,N,V        | 1       |
| SER            | Rd               | Set Register                                                       | Rd ← \$FF                                                                                | None         | 1       |
| MUL            | Rd, Rr           | Multiply Unsigned                                                  | $R1:R0 \leftarrow Rd \times Rr$                                                          | Z,C          | 2       |
| MULS           | Rd, Rr           | Multiply Signed                                                    | $R1:R0 \leftarrow Rd \times Rr$                                                          | Z,C          | 2       |
| MULSU          | Rd, Rr           | Multiply Signed with Unsigned                                      | R1:R0 ← Rd x Rr                                                                          | Z,C          | 2       |
| FMUL           | Rd, Rr           | Fractional Multiply Unsigned                                       | R1:R0 ← (Rd x Rr) << 1                                                                   | Z,C          | 2       |
| FMULS          | Rd, Rr           | Fractional Multiply Signed                                         | R1:R0 ← (Rd x Rr) << 1                                                                   | Z,C          | 2       |
| FMULSU.        | Rd Rr            | Fractional Multiply Signed with Unsigned                           | R1:R0 ← (Rd x Rr) << 1                                                                   | 7 C          | 2       |
| BRANCH INSTRUC |                  | Traditional manuary digities with oribigities                      | Trans ( (Na X Tu)                                                                        | 2,0          |         |
| RJMP           | k                | Relative Jump                                                      | PC ← PC + k + 1                                                                          | None         | 2       |
| IJMP           | K                | Indirect Jump to (Z)                                               | PC ← Z                                                                                   | None         | 2       |
| JMP            | k                | Direct Jump                                                        | PC ← k                                                                                   |              | 3       |
|                |                  | ·                                                                  |                                                                                          | None         |         |
| RCALL          | k                | Relative Subroutine Call                                           | PC ← PC + k + 1                                                                          | None         | 3       |
| ICALL          |                  | Indirect Call to (Z)                                               | PC ← Z                                                                                   | None         | 3       |
| CALL           | k                | Direct Subroutine Call                                             | PC ← k                                                                                   | None         | 4       |
| RET            |                  | Subroutine Return                                                  | PC ← STACK                                                                               | None         | 4       |
| RETI           |                  | Interrupt Return                                                   | PC ← STACK                                                                               | I            | 4       |
| CPSE           | Rd,Rr            | Compare, Skip if Equal                                             | if (Rd = Rr) PC ← PC + 2 or 3                                                            | None         | 1/2/3   |
| CP             | Rd,Rr            | Compare                                                            | Rd – Rr                                                                                  | Z, N,V,C,H   | 1       |
| CPC            | Rd,Rr            | Compare with Carry                                                 | Rd – Rr – C                                                                              | Z, N,V,C,H   | 1       |
| CPI            | Rd,K             | Compare Register with Immediate                                    | Rd – K                                                                                   | Z, N,V,C,H   | 1       |
| SBRC           | Rr, b            | Skip if Bit in Register Cleared                                    | if (Rr(b)=0) PC ← PC + 2 or 3                                                            | None         | 1/2/3   |
| SBRS           | Rr, b            | Skip if Bit in Register is Set                                     | if (Rr(b)=1) PC ← PC + 2 or 3                                                            | None         | 1/2/3   |
| SBIC           | P, b             | Skip if Bit in I/O Register Cleared                                | if (P(b)=0) PC ← PC + 2 or 3                                                             | None         | 1/2/3   |
| SBIS           | P, b             | Skip if Bit in I/O Register is Set                                 | if (P(b)=1) PC ← PC + 2 or 3                                                             | None         | 1/2/3   |
| BRBS           | s, k             | Branch if Status Flag Set                                          | if (SREG(s) = 1) then PC←PC+k + 1                                                        | None         | 1/2     |
| BRBC           | s, k             | Branch if Status Flag Cleared                                      | if (SREG(s) = 0) then PC←PC+k + 1                                                        | None         | 1/2     |
| BREQ           | k                | Branch if Equal                                                    | if (Z = 1) then PC ← PC + k + 1                                                          | None         | 1/2     |
|                |                  |                                                                    | if (Z = 0) then PC ← PC + k + 1                                                          |              | _       |
| BRNE<br>BRCS   | k<br>k           | Branch if Not Equal                                                |                                                                                          | None<br>None | 1/2     |
|                |                  | Branch if Carry Set                                                | if (C = 1) then PC ← PC + k + 1                                                          |              |         |
| BRCC           | k                | Branch if Carry Cleared                                            | if (C = 0) then PC $\leftarrow$ PC + k + 1                                               | None         | 1/2     |
| BRSH           | k                | Branch if Same or Higher                                           | if (C = 0) then PC ← PC + k + 1                                                          | None         | 1/2     |
| BRLO           | k                | Branch if Lower                                                    | if (C = 1) then PC ← PC + k + 1                                                          | None         | 1/2     |
| BRMI           | k                | Branch if Minus                                                    | if (N = 1) then PC ← PC + k + 1                                                          | None         | 1/2     |
| BRPL           | k                | Branch if Plus                                                     | if (N = 0) then PC $\leftarrow$ PC + k + 1                                               | None         | 1/2     |
| BRGE           | k                | Branch if Greater or Equal, Signed                                 | if (N ⊕ V= 0) then PC ← PC + k + 1                                                       | None         | 1/2     |
| BRLT           | k                | Branch if Less Than Zero, Signed                                   | if (N ⊕ V= 1) then PC ← PC + k + 1                                                       | None         | 1/2     |
| BRHS           | k                | Branch if Half Carry Flag Set                                      | if (H = 1) then PC ← PC + k + 1                                                          | None         | 1/2     |
| BRHC           | k                | Branch if Half Carry Flag Cleared                                  | if (H = 0) then PC ← PC + k + 1                                                          | None         | 1/2     |
| BRTS           | k                | Branch if T Flag Set                                               | if (T = 1) then PC ← PC + k + 1                                                          | None         | 1/2     |
| BRTC           | k                | -                                                                  | if (T = 0) then PC ← PC + k + 1                                                          | None         | 1/2     |
| BRVS           |                  | Branch if T Flag Cleared  Branch if Overflow Flag is Set           | if (V = 1) then PC ← PC + k + 1<br>if (V = 1) then PC ← PC + k + 1                       |              | 1/2     |
| DKVS           | k                | Branch if Overflow Flag is Set  Branch if Overflow Flag is Cleared | if (V = 1) then PC $\leftarrow$ PC + k + 1<br>if (V = 0) then PC $\leftarrow$ PC + k + 1 | None         | 1/2     |
| BRVC           | k                |                                                                    |                                                                                          | None         |         |

# **it.schule stuttgart**Gewerbliche und Kaufmännische Schule für Informationstechnik Lokale TG-IT Formelsammlung

| Mnemonics        | Operands        | Description                                           | Operation                                                       | Flags        | #Clock |
|------------------|-----------------|-------------------------------------------------------|-----------------------------------------------------------------|--------------|--------|
| BRIE             | k               | Branch if Interrupt Enabled                           | if ( I = 1) then PC ← PC + k + 1                                | None         | 1/2    |
| BRID             | k               | Branch if Interrupt Disabled                          | if (I = 0) then PC ← PC + k + 1                                 | None         | 1/2    |
| DATA TRANSFER    | INSTRUCTIONS    |                                                       |                                                                 |              |        |
| MOV              | Rd, Rr          | Move Between Registers                                | Rd ← Rr                                                         | None         | 1      |
| MOVW             | Rd, Rr          | Copy Register Word                                    | Rd+1:Rd ← Rr+1:Rr                                               | None         | 1      |
| LDI              | Rd, K           | Load Immediate                                        | Rd ← K                                                          | None         | 1      |
| LD               | Rd, X           | Load Indirect                                         | $Rd \leftarrow (X)$                                             | None         | 2      |
| LD               | Rd, X+          | Load Indirect and Post-Inc.                           | $Rd \leftarrow (X), X \leftarrow X + 1$                         | None         | 2      |
| LD               | Rd, - X         | Load Indirect and Pre-Dec.                            | $X \leftarrow X - 1$ , $Rd \leftarrow (X)$                      | None         | 2      |
| LD               | Rd, Y           | Load Indirect                                         | $Rd \leftarrow (Y)$                                             | None         | 2      |
| LD               | Rd, Y+          | Load Indirect and Post-Inc.                           | $Rd \leftarrow (Y), Y \leftarrow Y + 1$                         | None         | 2      |
| LD               | Rd, - Y         | Load Indirect and Pre-Dec.                            | $Y \leftarrow Y - 1$ , $Rd \leftarrow (Y)$                      | None         | 2      |
| LDD              | Rd,Y+q          | Load Indirect with Displacement                       | $Rd \leftarrow (Y + q)$                                         | None         | 2      |
| LD               | Rd, Z           | Load Indirect                                         | $Rd \leftarrow (Z)$                                             | None         | 2      |
| LD               | Rd, Z+          | Load Indirect and Post-Inc.                           | $Rd \leftarrow (Z), Z \leftarrow Z+1$                           | None         | 2      |
| LD               | Rd, -Z          | Load Indirect and Pre-Dec.                            | $Z \leftarrow Z - 1$ , $Rd \leftarrow (Z)$                      | None         | 2      |
| LDD              | Rd, Z+q         | Load Indirect with Displacement                       | $Rd \leftarrow (Z + q)$                                         | None         | 2      |
| LDS              | Rd, k           | Load Direct from SRAM                                 | Rd ← (k)                                                        | None         | 2      |
| ST               | X, Rr           | Store Indirect                                        | (X) ← Rr                                                        | None         | 2      |
| ST               | X+, Rr          | Store Indirect and Post-Inc.                          | $(X) \leftarrow Rr, X \leftarrow X + 1$                         | None         | 2      |
| ST               | - X, Rr         | Store Indirect and Pre-Dec.                           | $X \leftarrow X - 1, (X) \leftarrow Rr$                         | None         | 2      |
| ST               | Y, Rr           | Store Indirect                                        | (Y) ← Rr                                                        | None         | 2      |
| ST               | Y+, Rr          | Store Indirect and Post-Inc.                          | $(Y) \leftarrow Rr, Y \leftarrow Y + 1$                         | None         | 2      |
| ST               | - Y, Rr         | Store Indirect and Pre-Dec.                           | $Y \leftarrow Y - 1, (Y) \leftarrow Rr$                         | None         | 2      |
| STD              | Y+q,Rr          | Store Indirect with Displacement                      | (Y + q) ← Rr                                                    | None         | 2      |
| ST               | Z, Rr           | Store Indirect                                        | (Z) ← Rr                                                        | None         | 2      |
| ST               | Z+, Rr          | Store Indirect and Post-Inc.                          | $(Z) \leftarrow Rr, Z \leftarrow Z + 1$                         | None         | 2      |
| ST               | -Z, Rr          | Store Indirect and Pre-Dec.                           | $Z \leftarrow Z - 1, (Z) \leftarrow Rr$                         | None         | 2      |
| STD              | Z+q,Rr          | Store Indirect with Displacement                      | (Z + q) ← Rr                                                    | None         | 2      |
| STS              | k, Rr           | Store Direct to SRAM                                  | (k) ← Rr                                                        | None         | 2      |
| LPM              | Dd 7            | Load Program Memory                                   | $R0 \leftarrow (Z)$                                             | None         | 3      |
| LPM              | Rd, Z<br>Rd, Z+ | Load Program Memory  Load Program Memory and Post-Inc | $Rd \leftarrow (Z)$ $Rd \leftarrow (Z), Z \leftarrow Z+1$       | None<br>None | 3      |
| SPM              | Ru, Z+          | Store Program Memory                                  | $Rd \leftarrow (Z), Z \leftarrow Z+1$<br>(Z) $\leftarrow$ R1:R0 | None         | 3      |
| IN               | Rd, P           | In Port                                               | (2) ← K1.K0<br>Rd ← P                                           | None         | 1      |
| OUT              | P, Rr           | Out Port                                              | P ← Rr                                                          | None         | 1      |
| PUSH             | Rr              | Push Register on Stack                                | STACK ← Rr                                                      | None         | 2      |
| POP              | Rd              | Pop Register from Stack                               | Rd ← STACK                                                      | None         | 2      |
| BIT AND BIT-TEST |                 | T op Register from Stack                              | Na C SINCK                                                      | None         | 2      |
| SBI              | P.b             | Set Bit in I/O Register                               | I/O(P,b) ← 1                                                    | None         | 2      |
| CBI              | P,b             | Clear Bit in I/O Register                             | I/O(P,b) ← 0                                                    | None         | 2      |
| LSL              | Rd              | Logical Shift Left                                    | $Rd(n+1) \leftarrow Rd(n), Rd(0) \leftarrow 0$                  | Z,C,N,V      | 1      |
| LSR              | Rd              | Logical Shift Right                                   | $Rd(n) \leftarrow Rd(n+1), Rd(7) \leftarrow 0$                  | Z,C,N,V      | 1      |
| ROL              | Rd              | Rotate Left Through Carry                             | $Rd(0)\leftarrow C,Rd(n+1)\leftarrow Rd(n),C\leftarrow Rd(7)$   | Z,C,N,V      | 1      |
| ROR              | Rd              | Rotate Right Through Carry                            | $Rd(7)\leftarrow C,Rd(n)\leftarrow Rd(n+1),C\leftarrow Rd(0)$   | Z,C,N,V      | 1      |
| ASR              | Rd              | Arithmetic Shift Right                                | Rd(n) ← Rd(n+1), n=06                                           | Z,C,N,V      | 1      |
| SWAP             | Rd              | Swap Nibbles                                          | $Rd(30) \leftarrow Rd(74), Rd(74) \leftarrow Rd(30)$            | None         | 1      |
| BSET             | s               | Flag Set                                              | SREG(s) ← 1                                                     | SREG(s)      | 1      |
| BCLR             | s               | Flag Clear                                            | SREG(s) ← 0                                                     | SREG(s)      | 1      |
| BST              | Rr, b           | Bit Store from Register to T                          | $T \leftarrow Rr(b)$                                            | T            | 1      |
| BLD              | Rd, b           | Bit load from T to Register                           | $Rd(b) \leftarrow T$                                            | None         | 1      |
| SEC              |                 | Set Carry                                             | C ← 1                                                           | С            | 1      |
| CLC              |                 | Clear Carry                                           | C ← 0                                                           | С            | 1      |
| SEN              |                 | Set Negative Flag                                     | N ← 1                                                           | N            | 1      |
| CLN              |                 | Clear Negative Flag                                   | N ← 0                                                           | N            | 1      |
| SEZ              |                 | Set Zero Flag                                         | Z ← 1                                                           | Z            | 1      |
| CLZ              |                 | Clear Zero Flag                                       | Z ← 0                                                           | Z            | 1      |
| SEI              |                 | Global Interrupt Enable                               | I ← 1                                                           | ı            | 1      |
| CLI              |                 | Global Interrupt Disable                              | 1 ← 0                                                           | I            | 1      |
| SES              |                 | Set Signed Test Flag                                  | S ← 1                                                           | S            | 1      |
| CLS              |                 | Clear Signed Test Flag                                | S ← 0                                                           | S            | 1      |
| SEV              |                 | Set Twos Complement Overflow.                         | V ← 1                                                           | V            | 1      |
| CLV              |                 | Clear Twos Complement Overflow                        | V ← 0                                                           | V            | 1      |
| SET              |                 | Set T in SREG                                         | T ← 1                                                           | Т            | 1      |
| CLT              |                 | Clear T in SREG                                       | T ← 0                                                           | Т            | 1      |
| SEH              |                 | Set Half Carry Flag in SREG                           | H ← 1                                                           | Н            | 1      |

| Mnemonics   | onics Operands Description |                               | Operation                                | Flags | #Clocks |
|-------------|----------------------------|-------------------------------|------------------------------------------|-------|---------|
| CLH         |                            | Clear Half Carry Flag in SREG | H ← 0                                    | Н     | 1       |
| MCU CONTROL | INSTRUCTIONS               |                               |                                          |       |         |
| NOP         |                            | No Operation                  |                                          | None  | 1       |
| SLEEP       |                            | Sleep                         | (see specific descr. for Sleep function) | None  | 1       |
| WDR         |                            | Watchdog Reset                | (see specific descr. for WDR/timer)      | None  | 1       |
| BREAK       |                            | Break                         | For On-Chip Debug Only                   | None  | N/A     |

## it.schule stuttgart

Gewerbliche und Kaufmännische Schule für Informationstechnik Lokale TG-IT Formelsammlung Seite 4 von 13

## Ergänzungen:

## **Division**

Der Mikrocontrollertyp AVR hat keinen implementierten Befehl zur Division von 8-Bit-Zahlen, deshalb das Makro **mdivx8 r1, r0** verwenden. Alle Register mit Ausnahme von r2 und r3 möglich. Wirkung des Makros: Division **r1/r0** wird ausgeführt, **r0** enthält Quotient, **r1** den Divisionsrest.

Addition Inhalt eines 8-Bit-Registers zu Doppelregister (Doppelregister X, Y oder Z) Beispiel: der Inhalt von Register r16 (8 Bit) wird zum Inhalt von Doppelregister Z (16 Bit) addiert

add ZL,r16
clr r16 ; r16 <- 0, Carry-Flag unverändert!
adc ZH,r16 ; Null + Übertrag</pre>

| Assembler | -Direktiven           |                                  |                       |
|-----------|-----------------------|----------------------------------|-----------------------|
| Direktive | Operand               | Anwendung                        | Beispiel              |
| .include  | "Dateiname.Typ"       | Assembler liest Inhalt der Datei | .include"m16def.inc"  |
| .def      | Bezeichner = Register | Für Register r0 r31              | .def temp = r16       |
| .equ      | Bezeichner = Ausdruck | Unveränderliche Definition       | .equ anf_wert = 0xff  |
| .set      | Bezeichner = Ausdruck | Veränderliche Definition         | .set wert = 123 ; alt |
|           |                       |                                  | .set wert = 89 ; neu  |
| .org      | Ausdruck              | Legt Adresse fest                | .org 0x100            |

| Speicher-D | Direktiven               |                                    |                    |
|------------|--------------------------|------------------------------------|--------------------|
| Direktive  | Operand                  | Anwendung                          | Beispiel           |
| .db        | Liste mit Bytekonstanten | Konstanten im Flash (oder EEPROM), | Byte_tab:          |
|            | _                        | z. B. Tabelle                      | .db 0x41           |
|            |                          |                                    | .db 'A'            |
| .dw        | Liste mit Wortkonstanten | 16-Bit-Worte im Flash (oder        | Wort_tab:          |
|            |                          | EEPROM)                            | .dw 0x1234         |
| .byte      | Anzahl n                 | Reserviert Bytes in SRAM (EEPROM)  | Werte:             |
|            |                          | •                                  | .byte 10 ;10 Bytes |
| .cseg      |                          | Programm im Flash (Code Segment)   | .cseg              |
| .dseg      |                          | Variablen im SRAM (Data Segment)   | .dseg              |

| Assembler-Funktionen |                                      |               |                  |  |  |  |  |  |
|----------------------|--------------------------------------|---------------|------------------|--|--|--|--|--|
| Funktion             | Wirkung                              | Beispiel      |                  |  |  |  |  |  |
| LOW (Ausdruck)       | Liefert Bit 7 Bit 0, also Low-Byte   | Low(0x045f)   | gibt <b>0x5f</b> |  |  |  |  |  |
|                      |                                      | Low (RAMEND)  | gibt 0x5f        |  |  |  |  |  |
| HIGH (Ausdruck)      | Liefert Bit 15 Bit 8, also High-Byte | High(0x045f)  | gibt 0x04        |  |  |  |  |  |
|                      |                                      | High (RAMEND) | gibt <b>0x04</b> |  |  |  |  |  |

## I/O-Ports A, B, C, D



Prinzipschaltung für einen Anschluss eines 8-Bit I/O-Ports

## **Konfiguration eines Pins eines I/O-Ports** x steht für Port A, B, C, D; n steht für Bit 7 ... Bit 0.

| DDxn | PORTxn | I/O | Pullup-R | Bemerkung       |
|------|--------|-----|----------|-----------------|
| 0    | 0      | IN  | Nein     | Hochohmig       |
| 0    | 1      | IN  | Ja       | High (Pullup-R) |
| 1    | 0      | OUT | Nein     | Low             |
| 1    | 1      | OUT | Nein     | High            |

Beispiel zur Konfiguration des Port B:

PB2 als Ausgang, PB1 und PB0 als Eingänge mit Pullup-Widerständen.

## Assemblersprache

ldi r16, 0b00000011 ;Pullup-R konfig.
out PORTB, r16

ldi r16, 0b00000100 ;Datenrichtung konfig.
out DDRB, r16

## Hochsprache C (GCC)

DDRB = (1<<DDB2); //Datenrichtung konfig.</pre>

### Befehle für I/O-Ports

Hinweis: Operand A gibt I/O-Adresse an, sie kann absolut oder symbolisch sein. Beisp.: A = \$18 = 0x18 = PORTB

| Befehl | Operand | Beschreibung                                | Beispiel       | Kommentar zum Beispiel (s. auch Schaltplan oben)                     |
|--------|---------|---------------------------------------------|----------------|----------------------------------------------------------------------|
| IN     | Rd, A   | Lesen I/O-Reg. A,<br>Ziel ist Register      | in r16, PIND   | Pegel am Eingaberegister PIND des Port D lesen und nach r16 kopieren |
| OUT    | A, Rd   | Ausgabe Registerinhalt an I/O-Reg. A        | out PORTB, r16 | Inhalt von Reg. r16 an I/O-Reg. PORTB ausgeben                       |
| SBI    | A, b    | Setzen von Bit b in I/O-Reg A               | sbi PORTB, 2   | Flipflop PORTB2 des Port B setzen                                    |
| СВІ    | A, b    | Löschen von Bit b in I/O-Reg A              | cbi PORTB, 2   | Flipflop PORTB2 des Port B löschen                                   |
| SBIC   | A, b    | Skip, wenn Bit b in I/O-<br>Reg. A gelöscht | sbic PIND, 1   | Wenn Flipflop PIND1 = 0 wird der nachfolgende<br>Befehl übersprungen |
| SBIS   | A, b    | Skip, wenn Bit b in I/O-<br>Reg. A gesetzt  | sbis PIND, 1   | wenn Flipflop PIND1 = 1 wird der nachfolgende<br>Befehl übersprungen |

## **Speicher**





LPM

## Gewerbliche und Kaufmännische Schule für Informationstechnik Lokale TG-IT Formelsammlung

## Adressierung für Speicherzugriff



FLASHEND

Konstanten werden im Programmspeicher angelegt mit der Assembler-Direktive .db.

Der Befehl LPM liest ein Byte aus der Adresse im Programmspeicher auf die das z-Register (z = R31:R30) zeigt und kopiert es in ein Register (R0). Weil Programmspeicher 16 Bit breit ist, wird mit dem LSB des Z-Registers das High-Byte oder Low-Byte ausgewählt. Beispiel:

```
ldi ZL, LOW(bintab*2) ; Tabellenanfang in
ldi ZH, HIGH(bintab*2) ; Z-Register laden
;
lpm ; R0 <- Tabellenwert
adiw Z, 2 ; Z-Reg auf Folgewert
;
bintab: ; Tabelle anlegen,
.db 0x30 ; ein Byte je Wort im Flash
.db 0x31 ; usw.</pre>
```

## Daten im SRAM (schreiben oder lesen)

Rd, Z+



## Beispiel: Tabelle anlegen im SRAM tab[2] = {2,4}

| Assemb                             | lersprache                                     | Hochsprache C (GCC)                      |
|------------------------------------|------------------------------------------------|------------------------------------------|
| ldi XL, LOW(tab) ldi XH, HIGH(tab) | ;Tabellenzeiger                                | <pre>unsigned char tab[2] = {2,4};</pre> |
| ldi R24, 2<br>st X+, R24           | ;erster Wert                                   |                                          |
| ldi R24, 4<br>st X+, R24           | ;zweiter Wert                                  |                                          |
| .dseg tab: .bvte 2                 | <pre>; Daten im SRAM ; 2 Byte reserviert</pre> |                                          |



## Liste der I/O-Register im Data Address Space (SRAM)

Register Summary Quelle: ATMEL, Datenblatt ATmega16 2466G-AVR-10/03 Seite 329 f.

| Address                                   | Name          | Bit 7           | Bit 6               | Bit 5              | Bit 4          | Bit 3          | Bit 2          | Bit 1           | Bit 0           |
|-------------------------------------------|---------------|-----------------|---------------------|--------------------|----------------|----------------|----------------|-----------------|-----------------|
| \$3F (\$5F)                               | SREG          |                 | Т                   | Н                  | S              | V              | N              | Z               | С               |
| \$3E (\$5E)                               | SPH           | -               | T                   | -                  | -              | -              | SP10           | SP9             | SP8             |
| \$3D (\$5D)                               | SPL           | SP7             | SP6                 | SP5                | SP4            | SP3            | SP2            | SP1             | SP0             |
| \$3C (\$5C)                               | OCR0          | Timer/Counter   | Output Compai       | re Register        |                |                |                |                 |                 |
| \$3B (\$5B)                               | GICR          | INT1            | INT0                | INT2               |                | -              | -              | IVSEL           | IVCE            |
| \$3A (\$5A)                               | GIFR          | INTF1           | INTF0               | INTF2              | -              | -              | -              | -               | -               |
| \$39 (\$59)                               | TIMSK         | OCIE2           | TOIE2               | TICIE1             | OCIE1A         | OCIE1B         | TOIE1          | OCIE0           | TOIE0           |
| \$38 (\$58)                               | TIFR          | OCF2            | TOV2                | ICF1               | OCF1A          | OCF1B          | TOV1           | OCF0            | TOV0            |
| \$37 (\$57)                               | SPMCR         | SPMIE           | RWWSB               | -                  | RWWSRE         | BLBSET         | PGWRT          | PGERS           | SPMEN           |
| \$36 (\$56)                               | TWCR          | TWINT           | TWEA                | TWSTA              | TWSTO          | TWWC           | TWEN           | -               | TWIE            |
| \$35 (\$55)                               | MCUCR         | SM2             | SE                  | SM1                | SM0            | ISC11          | ISC10          | ISC01           | ISC00           |
| \$34 (\$54)                               | MCUCSR        | JTD             | ISC2                |                    | JTRF           | WDRF           | BORF           | EXTRF           | PORF            |
| \$33 (\$53)                               | TCCR0         | FOC0            | WGM00               | COM01              | COM00          | WGM01          | CS02           | CS01            | CS00            |
| \$32 (\$52)                               | TCNT0         | Timer/Counter   |                     |                    |                |                |                |                 |                 |
| \$31 <sup>(1)</sup> (\$51) <sup>(1)</sup> | OSCCAL        |                 | ration Register     |                    |                |                |                |                 |                 |
| ¢20 (¢E0)                                 | OCDR<br>SFIOR | On-Chip Debu    | ADTS1               | ADTS0              | _              | ACME           | PUD            | PSR2            | PSR10           |
| \$30 (\$50)<br>\$2F (\$4F)                | TCCR1A        | ADTS2<br>COM1A1 | COM1A0              | COM1B1             | COM1B0         | FOC1A          | FOC1B          | WGM11           | WGM10           |
| \$2E (\$4E)                               | TCCR1B        | ICNC1           | ICES1               | CONTE              | WGM13          | WGM12          | CS12           | CS11            | CS10            |
| \$2D (\$4D)                               | TCNT1H        |                 | 1 – Counter Regi    | ster High Byte     | WGIVI13        | WGIVITZ        | 0312           | 0311            | 0310            |
| \$2C (\$4C)                               | TCNT1L        |                 | 1 – Counter Regi    |                    |                |                |                |                 |                 |
| \$2B (\$4B)                               | OCR1AH        |                 |                     | are Register A His | ah Bvte        |                |                |                 |                 |
| \$2A (\$4A)                               | OCR1AL        |                 |                     | are Register A Lo  |                |                |                |                 |                 |
| \$29 (\$49)                               | OCR1BH        |                 |                     | are Register B Hi  |                |                |                |                 |                 |
| \$28 (\$48)                               | OCR1BL        |                 |                     | are Register B Lo  |                |                |                |                 |                 |
| \$27 (\$47)                               | ICR1H         |                 | •                   | Register High By   |                |                |                |                 |                 |
| \$26 (\$46)                               | ICR1L         |                 |                     | Register Low Byt   |                |                |                |                 |                 |
| \$25 (\$45)                               | TCCR2         | FOC2            | WGM20               | COM21              | COM20          | WGM21          | CS22           | CS21            | CS20            |
| \$24 (\$44)                               | TCNT2         | Timer/Counter   | 2 (8 Bits)          | •                  |                | •              |                | •               | •               |
| \$23 (\$43)                               | OCR2          | Timer/Counter   | 2 Output Compar     | re Register        |                |                |                |                 |                 |
| \$22 (\$42)                               | ASSR          | -               | -                   | -                  | -              | AS2            | TCN2UB         | OCR2UB          | TCR2UB          |
| \$21 (\$41)                               | WDTCR         | -               | -                   | -                  | WDTOE          | WDE            | WDP2           | WDP1            | WDP0            |
| \$20 <sup>(2)</sup> (\$40) <sup>(2)</sup> | UBRRH         | URSEL           | -                   | -                  | -              |                | UBR            | R[11:8]         |                 |
| \$20(-) (\$40)(-)                         | UCSRC         | URSEL           | UMSEL               | UPM1               | UPM0           | USBS           | UCSZ1          | UCSZ0           | UCPOL           |
| \$1F (\$3F)                               | EEARH         | -               | -                   | -                  | -              | -              | -              | -               | EEAR8           |
| \$1E (\$3E)                               | EEARL         |                 | ress Register Lov   | w Byte             |                |                |                |                 |                 |
| \$1D (\$3D)                               | EEDR          | EEPROM Data     | Register            |                    |                | 9              | T              | 1               |                 |
| \$1C (\$3C)                               | EECR          | -               | -                   | -                  | -              | EERIE          | EEMWE          | EEWE            | EERE            |
| \$1B (\$3B)                               | PORTA         | PORTA7          | PORTA6              | PORTA5             | PORTA4         | PORTA3         | PORTA2         | PORTA1          | PORTA0          |
| \$1 A (\$3A)                              | DDRA          | DDA7            | DDA6                | DDA5               | DDA4           | DDA3           | DDA2           | DDA1            | DDA0            |
| \$19 (\$39)                               | PINA          | PINA7           | PINA6               | PINA5              | PINA4          | PINA3          | PINA2          | PINA1           | PINA0           |
| \$18 (\$38)                               | PORTB         | PORTB7          | PORTB6              | PORTB5             | PORTB4         | PORTB3         | PORTB2         | PORTB1          | PORTB0          |
| \$17 (\$37)                               | DDRB          | DDB7            | DDB6                | DDB5               | DDB4<br>PINB4  | DDB3           | DDB2           | DDB1            | DDB0            |
| \$16 (\$36)<br>\$15 (\$35)                | PINB          | PINB7           | PINB6               | PINB5              |                | PINB3          | PINB2          | PINB1<br>PORTC1 | PINB0<br>PORTC0 |
| \$15 (\$35)                               | PORTC<br>DDRC | PORTC7<br>DDC7  | PORTC6<br>DDC6      | PORTC5<br>DDC5     | PORTC4<br>DDC4 | PORTC3<br>DDC3 | PORTC2<br>DDC2 | DDC1            | DDC0            |
| \$13 (\$33)                               | PINC          | PINC7           | PINC6               | PINC5              | PINC4          | PINC3          | PINC2          | PINC1           | PINC0           |
| \$12 (\$32)                               | PORTD         | PORTD7          | PORTD6              | PORTD5             | PORTD4         | PORTD3         | PORTD2         | PORTD1          | PORTD0          |
| \$11 (\$31)                               | DDRD          | DDD7            | DDD6                | DDD5               | DDD4           | DDD3           | DDD2           | DDD1            | DDD0            |
| \$10 (\$30)                               | PIND          | PIND7           | PIND6               | PIND5              | PIND4          | PIND3          | PIND2          | PIND1           | PIND0           |
| \$0F (\$2F)                               | SPDR          | SPI Data Reg    |                     |                    |                |                |                |                 |                 |
| \$0E (\$2E)                               | SPSR          | SPIF            | WCOL                | -                  |                | -              | -              | _               | SPI2X           |
| \$0D (\$2D)                               | SPCR          | SPIE            | SPE                 | DORD               | MSTR           | CPOL           | CPHA           | SPR1            | SPR0            |
| \$0C (\$2C)                               | UDR           | USART I/O Da    | ata Register        |                    |                |                |                |                 |                 |
| \$0B (\$2B)                               | UCSRA         | RXC             | TXC                 | UDRE               | FE             | DOR            | PE             | U2X             | MPCM            |
| \$0A (\$2A)                               | UCSRB         | RXCIE           | TXCIE               | UDRIE              | RXEN           | TXEN           | UCSZ2          | RXB8            | TXB8            |
| \$09 (\$29)                               | UBRRL         | USART Baud      | Rate Register Lo    | w Byte             |                |                |                |                 |                 |
| \$08 (\$28)                               | ACSR          | ACD             | ACBG                | ACO                | ACI            | ACIE           | ACIC           | ACIS1           | ACIS0           |
| \$07 (\$27)                               | ADMUX         | REFS1           | REFS0               | ADLAR              | MUX4           | MUX3           | MUX2           | MUX1            | MUX0            |
| \$06 (\$26)                               | ADCSRA        | ADEN            | ADSC                | ADATE              | ADIF           | ADIE           | ADPS2          | ADPS1           | ADPS0           |
| \$05 (\$25)                               | ADCH          | ADC Data Reg    | ister High Byte     |                    |                |                |                |                 |                 |
| \$04 (\$24)                               | ADCL          | ADC Data Reg    | ister Low Byte      |                    |                |                |                |                 |                 |
| \$03 (\$23)                               | TWDR          |                 | I Interface Data I  | T -                | •              |                | •              | 1               |                 |
| \$02 (\$22)                               | TWAR          | TWA6            | TWA5                | TWA4               | TWA3           | TWA2           | TWA1           | TWA0            | TWGCE           |
| \$01 (\$21)                               | TWSR          | TWS7            | TWS6                | TWS5               | TWS4           | TWS3           | -              | TWPS1           | TWPS0           |
| \$00 (\$20)                               | TWBR          | I wo-wire Seria | II Interface Bit Ra | ite Hegister       |                |                |                |                 |                 |

## it.schule stuttgart

Gewerbliche und Kaufmännische Schule für Informationstechnik Lokale TG-IT Formelsammlung Seite 8 von 13

## Interrupt

Vektortabelle ATmega16 mit Interrupt-Definition für Assemblersprache bzw. Bezeichner für C (GCC)

|                              | Program<br>Address | Source         | Interrupt Definition                                                                        | Assembler | Hochsprache C    |
|------------------------------|--------------------|----------------|---------------------------------------------------------------------------------------------|-----------|------------------|
|                              | \$000              | RESET          | External Pin, Power-on<br>Reset, Brown-out, Reset,<br>Watchdog Reset, and JTAG<br>AVR Reset |           |                  |
|                              | \$002              | INTO           | External Interrupt Request 0                                                                | INT0addr  | INTO_vect        |
|                              | \$004              | INT1           | External Interrupt Request 1                                                                | INT1addr  | INT1_vect        |
|                              | \$006              | TIMER2         | COMP Timer/Counter2 Compare Match                                                           | OC2addr   | TIMER2_COMP_vect |
|                              | \$008              | TIMER2         | OVF Timer/Counter2 Overflow                                                                 | OVF2addr  | TIMER2 OVF vect  |
| ch                           | \$00A              | TIMER1         | CAPT Timer/Counter1 Capture<br>Event                                                        | ICPladdr  | TIMER1_CAPT_vect |
| niedrig <- Priorität -> hoch | \$00C              | TIMER1         | COMPA Timer/Counter1<br>Compare Match A                                                     | OC1Aaddr  | TIMER1_CMPA_vect |
| rität .                      | \$00E              | TIMER1         | COMPB Timer/Counter1<br>Compare Match B                                                     | OC1Baddr  | TIMER1_CMPB_vect |
| <u>.</u> <u>ō</u>            | \$010              | TIMER1         | OVF Timer/Counter1 Overflow                                                                 | OVF1addr  | TIMER1 OVF vect  |
| Pr                           | \$012              | TIMER0         | OVF Timer/Counter0 Overflow                                                                 | OVF0addr  | TIMERO_OVF_vect  |
| v                            | \$014              | SPI, STC       | Serial Transfer Complete                                                                    | SPIaddr   | SPI_STC_vect     |
| drig .                       | \$016              | USART,<br>RXC  | USART, Rx Complete                                                                          | URXCaddr  | USART_RXC_vect   |
| niec                         | \$018              | USART,<br>UDRE | USART Data Register Empty                                                                   | UDREaddr  | USART_UDRE_vect  |
|                              | \$01A              | USART,<br>TXC  | USART, Tx Complete                                                                          | UTXCaddr  | USART_TXC_vect   |
|                              | \$01C              | ADC            | ADC Conversion Complete                                                                     | ADCCaddr  | ADC vect         |
|                              | \$01E              | EE RDY         | EEPROM Ready                                                                                | ERDYaddr  | EE RDY vect      |
|                              | \$020              | ANA COMP       | Analog Comparator                                                                           | ACIaddr   | ANA COMP vect    |
|                              | \$022              | TWI            | Two-wire Serial Interface                                                                   | TWIaddr   | TWI_vect         |
|                              | \$024              | INT2           | External Interrupt Request 2                                                                | INT2addr  | INT2_vect        |
|                              | \$026              | TIMER0         | COMP Timer/Counter0 Compare Match                                                           | OC0addr   | TIMERO_COMP_vect |
|                              | \$028              | SPM RDY        | Store Program Memory Ready                                                                  | SPMRaddr  | SPM RDY vect     |

Allgemeine Interrupt-Freigabe durch Setzen des I-Flag im Statusregister (SREG)

- Assemblersprache: sei ; Interrupt freigeben
- Hochsprache C (GCC): sei(); //Interrupt freigeben

Während der Abarbeitung einer Interrupt Service Routine (ISR) wird das I-Flag im Statusregister automatisch rückgesetzt, nach dem Beenden der Interrupt Service Routine wird das I-Flag automatisch wieder gesetzt. D. h. während der ISR sind im Normalfall weitere Unterbrechung gesperrt. Diese Sperre kann aufgehoben werden, indem der Programmierer in der Interrupt Service Routine das I-Flag setzt, z. B. durch sei bzw. sei ().

Allgemeine Interrupt-Sperrung durch Rücksetzen des I-Flag im Statusregister (SREG)

- Assemblersprache: cli ; Interrupt sperren
- Hochsprache C (GCC): cli(); //Interrupt sperren



## Gewerbliche und Kaufmännische Schule für Informationstechnik Lokale TG-IT Formelsammlung

**Interrupt extern** (Hinweis: Wir beschränken uns auf INT0 und INT1. INT2 wird hier weggelassen) Externe Interrupts können an den PINs INT0 (PD2) und INT1 (PD3) ausgelöst werden. Verhalten wird konfiguriert im MCUCR (MCU Control Register) mit den Bits ISC11, ISC10, ISC01 und ISC00. Interrupt wird ausgeführt, wenn im Register GICR (General Interrupt Control Register) das entsprechende Bit (INT0 bzw. INT1) gesetzt ist und im SREG (StatusREGister) Interrupts freigegeben sind d. h., Flag I ist gesetzt.

MCU Control Register – MCUCR

The MCU Control Register contains control bits for interrupt sense control and general MCU functions.

| Bit           | 7   | 6   | 5   | 4   | 3     | 2     | 1     | 0     |       |
|---------------|-----|-----|-----|-----|-------|-------|-------|-------|-------|
|               | SM2 | SE  | SM1 | SMO | ISC11 | ISC10 | ISC01 | ISC00 | MCUCR |
| Read/Write    | R/W | R/W | R/W | R/W | R/W   | R/W   | R/W   | R/W   | _     |
| Initial Value | 0   | 0   | 0   | 0   | 0     | 0     | О     | 0     |       |

#### **INTO Sense Control**

| ISC01 | ISC00 | Description                                                |
|-------|-------|------------------------------------------------------------|
| 0     | О     | The low level of INT0 generates an interrupt request.      |
| О     | 1     | Any logical change on INT0 generates an interrupt request. |
| 1     | 0     | The falling edge of INT0 generates an interrupt request.   |
| 1     | 1     | The rising edge of INT0 generates an interrupt request.    |

#### **INT1 Sense Control**

| ISC11 | ISC10 | Description                                                |
|-------|-------|------------------------------------------------------------|
| 0     | 0     | The low level of INT1 generates an interrupt request.      |
| 0     | 1     | Any logical change on INT1 generates an interrupt request. |
| 1     | О     | The falling edge of INT1 generates an interrupt request.   |
| 1     | 1     | The rising edge of INT1 generates an interrupt request.    |

## General Interrupt Control Register – GICR

| Bit           | 7    | 6    | 5    | 4 | 3 | 2 | 1     | О    |      |
|---------------|------|------|------|---|---|---|-------|------|------|
|               | INT1 | INT0 | INT2 | _ | _ | - | IVSEL | IVCE | GICR |
| Read/Write    | R/W  | R/W  | R/W  | R | R | R | R/W   | R/W  | _    |
| Initial Value | 0    | 0    | 0    | 0 | 0 | 0 | 0     | 0    |      |

## Beispiel: Steigende Flanke am Eingang INT0 = PD2 löst Interrupt aus.

```
Assemblersprache
                                                                   Hochsprache C (GCC)
.include"m16def.inc"
                                                    #include <avr/io.h>
.org 0x00
                                                    #include <avr/interrupt.h>
 jmp RESET
                ; Adr. 0 Reset
.org INTOaddr
  jmp EXT INTO ; Adr. 2 IRQ0
;Ende der INT Vektoren
.org 0x2A
;---- Interrupt Service Routine ----
                                                    ISR(INTO_vect)
EXT_INT0:
 in temp, SREG
                     ;SREG sichern
                                                    // Interrupt Service Routine
                                                    // hier folgen weitere Befehle der ISR
 push temp
  ; hier folgen weitere Befehle der ISR
 pop temp
 out SREG, temp
                    ; SREG wiederherstellen
 reti
;---- Hauptprogramm ----
                                                    void main(void)
RESET:
;Stack definieren
 ldi temp, high(RAMEND)
  out SPH, temp
 ldi temp, low(RAMEND)
 out SPL, temp
; Ports konfigurieren ...
                                                     //Ports konfigurieren ...
;INTO konfig: MCUCR (MCU Control Register)
                                                     //INTO konfig: MCUCR (MCU Control Reg)
 ldi temp, (1<<ISC01) | (1<<ISC00)</pre>
                                                     MCUCR = (1 << ISC01) | (1 << ISC00);
  out MCUCR, temp
                                                     //INTO freig: GICR (General Int Contr Reg)
;INTO freig: GICR (General Int Control Reg)
 ldi temp, (1<<INTO)</pre>
                                                     GICR = (1 << INT0);
 out GICR, temp
; Interrupt freigeben (INT-Bit in SREG)
                                                     //Interrupt freigeben (INT-Bit in SREG)
                                                     sei();
endlos:
                                                     while(1)
; hier folgen weitere Befehle
                                                     { // Hauptprogramm Endlosschleife
                                                    } // Ende while
                                                    } // Ende main
  jmp endlos
```

## **it.schule stuttgart**Gewerbliche und Kaufmännische Schule für Informationstechnik Lokale TG-IT Formelsammlung



## Verzögerungszeiten mit TimerCounter0

Zeit zwischen INT-Aufruf und Beginn der Abarbeitung der ISR wird hier nicht berücksichtigt.

Systemtakt: 1 MHz

Wenn TCNT0 nicht bei 0 beginnen soll, dann muss innerhalb der Interrupt Service Routine der gewünschte Startwert in das Register TCNT0 geladen werden.

| Konfigur | ationsbits in | TCCR0 |           |               |                  |
|----------|---------------|-------|-----------|---------------|------------------|
| CS02     | CS01          | CS00  | Vorteiler | Berechnung    | Verzögerungszeit |
| 0        | 0             | 1     | 1/1       | 256 * 1 µs    | 256 µs           |
| 0        | 1             | 0     | 1/8       | 256 * 8 µs    | 2,048 ms         |
| 0        | 1             | 1     | 1/64      | 256 * 64 µs   | 16,384 ms        |
| 1        | 0             | 0     | 1/256     | 256 * 256 µs  | 65,536 ms        |
| 1        | 0             | 1     | 1/1024    | 256 * 1024 µs | 262,144 ms       |

## Clock Select Bit Description

| CS02 | CS01 | CS00 | Description                                             |
|------|------|------|---------------------------------------------------------|
| 0    | 0    | 0    | No clock source (Timer/Counter stopped).                |
| 0    | 0    | 1    | clk <sub>I/O</sub> /(No prescaling)                     |
| 0    | 1    | 0    | clk <sub>I/O</sub> /8 (From prescaler)                  |
| 0    | 1    | 1    | clk <sub>I/O</sub> /64 (From prescaler)                 |
| 1    | 0    | 0    | clk <sub>I/O</sub> /256 (From prescaler)                |
| 1    | 0    | 1    | clk <sub>I/O</sub> /1024 (From prescaler)               |
| 1    | 1    | 0    | External clock source on T0 pin. Clock on falling edge. |
| 1    | 1    | 1    | External clock source on T0 pin. Clock on rising edge.  |



Beispiel: Timer/Counter0 zählt die Impulse eines externen Signals am Pin PB0 = T0, Ausgabe fortlaufend an Port A

```
Assemblersprache
                                                             Hochsprache C (GCC)
.include "m16def.inc"
                                               #include <avr/io.h>
.def temp = r16
                                               void main(void) {
start:
; Ports konfigurieren
                                               //Ports konfigurieren
 ;PBO als Eingang, Pullup-R aktivieren
                                                //PBO als Eingang, Pullup-R aktivieren
 ldi temp, 0b0000001
                                                PORTB = 0b00000001;
 out PORTB, temp
                                                 //Port A als Ausgabe
                                                DDRA = 0xff;
  ; Port A als Ausgabe
 ldi temp, 0xff
 out DDRA, temp
;TimerCounterO konfig als Zaehler
                                               //TimerCounterO konfig als Zaehler
 in temp, TCCR0
                                                TCCR0 = TCCR0 | Ob110; //ext. Takt
 ori temp, 0b110 ; ext. Takt
                                                                         //fallende Flanke
                 ;fallende Flanke
 ; auch moeglich:
                                                //auch moeglich:
  ;ldi temp, (1<<CS02) | (1<<CS01)
                                                // TCCR0 = (1<<CS02) | (1<<CS01)
 out TCCR0,temp
                                                while(1) {
endlos:
 ; Ausgabe aktueller Zaehlerstand an Port A
                                                   //Ausg. aktueller Zaehlerst. an Port A
 in temp,TCNTO ;aktueller Zaehlerstand
                                                  PORTA = TCNT0; //aktueller Zaehlerstand
 out PORTA,temp
                                                 } //Ende while
                                               } //Ende main
  jmp endlos
```

## **16 Bit Timer/Counter1** (Hinweis: weitere Info auf folgender Seite)

## Verzögerungszeiten mit TimerCounter1

Zeit zwischen INT-Aufruf und Beginn der Abarbeitung der ISR wird hier nicht berücksichtigt.

Systemtakt: 1 MHz

Wenn TCNT1 nicht bei 0 beginnen soll, dann muss innerhalb der Interrupt Service Routine der gewünschte Startwert in das Register TCNT1 geladen werden.

Hinweis: Die Vorteilereinheit für Timer/Counter0 und Timer/Counter1 ist gemeinsam, trotzdem kann für jeden Timer/Counter sein eigenes Vorteilerverhältnis gewählt werden.

| Konfigura | ationsbits in | TCCR1B |           |                 |                  |
|-----------|---------------|--------|-----------|-----------------|------------------|
| CS12      | CS11          | CS10   | Vorteiler | Berechnung      | Verzögerungszeit |
| 0         | 0             | 1      | 1/1       | 65536 * 1 µs    | 65,536 ms        |
| 0         | 1             | 0      | 1/8       | 65536 * 8 µs    | 524,288 ms       |
| 0         | 1             | 1      | 1/64      | 65536 * 64 µs   | 4,1934 s         |
| 1         | 0             | 0      | 1/256     | 65536 * 256 µs  | 16,77216 s       |
| 1         | 0             | 1      | 1/1024    | 65536 * 1024 µs | 67,108864 s      |

### Clock Select Bit Description

| CS12 | CS11 | CS10 | Description                                             |
|------|------|------|---------------------------------------------------------|
| 0    | 0    | 0    | No clock source (Timer/Counter stopped).                |
| 0    | 0    | 1    | clk <sub>I/O</sub> /1 (No prescaling)                   |
| 0    | 1    | 0    | clk <sub>I/O</sub> /8 (From prescaler)                  |
| 0    | 1    | 1    | clk <sub>I/O</sub> /64 (From prescaler)                 |
| 1    | 0    | 0    | clk <sub>I/O</sub> /256 (From prescaler)                |
| 1    | 0    | 1    | clk <sub>I/O</sub> /1024 (From prescaler)               |
| 1    | 1    | 0    | External clock source on T1 pin. Clock on falling edge. |
| 1    | 1    | 1    | External clock source on T1 pin. Clock on rising edge.  |



## Fortsetzung 16 Bit Timer/Counter1

## Reihenfolge beim Schreiben/Lesen eines 16-bit-Registers:

- Schreiben in 16 Bit Register: zuerst Hi-Byte (z. B. TCNT1H), dann Lo-Byte (z. B. TCNT1L)
- Lesen aus 16 Bit Register: zuerst Lo-Byte (z. B. TCNT1L), dann Hi-Byte (z. B. TCNT1H)





Beispiel: Timer/Counter1 wechselt nach 1 s das Ausgangssignal an Port A (Systemtakt 1 MHz).

```
Assemblersprache
                                                                  Hochsprache C (GCC)
;Port A blinkt im Sekundentakt
                                                   //Port A blinkt im Sekundentakt
;include und Registerzuweisungen ...
                                                   //include ...
.ora 0
 jmp RESET
.org 0x0010
 jmp TIM1 OVF ; Timer1 Overflow Handler
.org 0x002a
;---- Interrupt Service Routine ----
                                                   ISR(TIMER1_OVF_vect) { // INT-Service Routine
TIM1 OVF:
; Register retten, falls erforderlich
 push temp1
 push temp2
;SREG retten (wird durch eor zerstoert)
 in temp1, SREG
 push temp1
;Timer1 neu starten (Anfangswert laden)
                                                    //Timer1 neu starten (Anfangswert laden)
                                                     // 1 Sekunde bei 1 MHZ Takt, Vorteiler 1/64
;schreiben 16-Bit-Reg: Hi-, dann Lo-Byte!
                                                     TCNT1 = 0xffff-15625;
; 1 Sekunde bei 1 MHZ Takt, Vorteiler 1/64
 ldi temp2,0xff-high(15625)
 out TCNT1H, temp2
 ldi temp1,0xff-low(15625)
 out TCNT1L, temp1
; Ausgabe invertieren
                                                     //Ausgabe invertieren
 ldi temp2, 0xff
                                                     PORTA = ~PINA;
                   ; Maske fuer Invertierung
 in temp1, PINA
 eor temp1, temp2 ;zerstoert SREG
 out PORTA, temp1
; Restauration von SREG und Arbeitsreg
 pop temp1
 out SREG, temp1
 pop temp2
 pop temp1
 reti
         ;Ende ISR
;---- Hauptprogramm ----
                                                   void main(void) {
RESET:
;Stack definieren
 ldi temp1, high(RAMEND)
 out SPH, temp1
 ldi temp1, low(RAMEND)
 out SPL, temp1
; Konfig PortA als Anzeigeport fuer Blinken
                                                     //Konfig PortA als Anzeigeport fuer Blinken
 ldi temp1, 0xff
                                                     DDRA = 0xff;
 out DDRA, temp1
;---- Timer1 konfig und starten -----
                                                     //---- Timer1 konfig und starten -----
                                                     //Freigabe von INT bei Ueberlauf von TCNT1
; Freigabe von INT bei Ueberlauf von TCNT1
                                                     TIMSK = TIMSK | (1<<TOIE1); // oder 0b00000100
 in temp1, TIMSK
 ori temp1, (1<<TOIE1) ;oder 0b00000100</pre>
 out TIMSK, temp1 ;Overflow loest INT aus
; Anfangswert Timer setzen, 1. Durchlauf
                                                     //Anfangswert Timer setzen, 1. Durchlauf
; Kommentare siehe ISR
                                                     //Kommentare siehe ISR
 ldi temp2,0xff-high(15625)
                                                     TCNT1 = 0xffff-15625;
 out TCNT1H, temp2
 ldi temp1,0xff-low(15625)
 out TCNT1L, temp1
; Timer starten, Clock Select: Clock/64
                                                     //Timer starten, Clock Select: Clock/64
                                                     TCCR1B = TCCR1B | ((1<<CS11) | (1<<CS10));
 in temp1, TCCR1B
 ori temp1, (1<<CS11) | (1<<CS10) ; 0b00000011</pre>
 out TCCR1B, temp1
; Allg. INT freigeben
                                                     //Allg. INT freigeben
 sei
                                                     sei();
endlos:
                                                     while(1) {
 ; diese Schleife wird unterbrochen!
                                                         // diese Schleife wird unterbrochen
  imp endlos
                   ;Endlosschleife
                                                     }
                                                   }
```